地 址:鞏義市建設(shè)路香榭里2號(hào)樓 電 話:010-98453198 網(wǎng)址:hmlp.com.cn 郵 箱:14cdme@163.com
價(jià) 格:面議
產(chǎn)品概述
與LabVIEW無(wú)縫連接512提供圖形化API函數(shù)??傋只蔷€數(shù)一種基于PXIe總線的數(shù)字化儀。該板卡提供4路單端模擬量輸入51212位ADC采樣精度,總字化轉(zhuǎn)換速率高達(dá)40MS/s(PXIe8502)/80MS/s(PXIe8512)。線數(shù)
產(chǎn)品參數(shù)
AD模擬量輸入
ADC分辨率
12位(Bit)
輸入通道
4路單端
輸入量程
±5V512±1V
采樣率
高達(dá)40MS/s(PXIe8502)/80MS/s(PXIe8512)
采樣方式
同步采樣
存儲(chǔ)器深度板載2GB內(nèi)存校準(zhǔn)方式
軟件自動(dòng)校準(zhǔn)
耦合方式
直流耦合、總字化交流耦合
觸發(fā)源
軟件觸發(fā)、線數(shù)ATR觸發(fā)512DTR觸發(fā)、總字化Trigger
信號(hào)觸發(fā)(用于多卡同步)
ATR輸入源
從AI0~AI3的線數(shù)任一通道輸入
觸發(fā)源輸入范圍
ATR輸入范圍
同AD量程
DTR輸入范圍
標(biāo)準(zhǔn)TTL電平
輸入阻抗
1MΩ(50Ω可定制)
帶寬
20MHz(PXIe8502)/40MHz(PXIe8512)
時(shí)鐘源
板載時(shí)鐘、外部10M512PXICLK_10M、總字化PXIECLK_100M、線數(shù)外時(shí)鐘
外時(shí)鐘輸入范圍
PXIe8502:10MHz~40MHz,幅值為2Vpp~5Vpp
PXIe8512:10MHz~80MHz,幅值為2Vpp~5Vpp
數(shù)據(jù)存儲(chǔ)
可搭配PXIe-SSDM2X存儲(chǔ)模塊實(shí)現(xiàn)高達(dá)640MB/s實(shí)時(shí)數(shù)據(jù)流盤